EVENTO
Paralelização Eficiente para o Algoritmo de Exponenciação Modular
Tipo de evento: Defesa de Dissertação de Mestrado
Algoritmos de exponenciação modular tem sido utilizados de maneira central em grande parteda criptografia assimétrica, geração de números aleatórios e testes de primalidade. Este trabalhopropõe novas técnicas de paralelização para o algoritmo de exponenciação modular quem incluemmétodos de paralelização massiva e balanceamento de carga. Serão avaliados resultados teóricos epráticos acerca dos métodos propostos.
Data Início: 03/03/2011 Hora: 14:00 Data Fim: 03/03/2011 Hora: 16:00
Local: LNCC - Laboratório Nacional de Computação Ciêntifica - Auditorio A
Data Início: 03/03/2011 Hora: 07:00 Data Fim: 03/03/2011 Hora: 07:00
Local: LNCC - Laboratório Nacional de Computação Ciêntifica - Auditorio A
Aluno: Pedro Carlos da Silva Lara - Centro Federal de Educação Tecnológica Celso Suckow da Fonseca - CEFET/RJ
Orientador: Renato Portugal - Laboratório Nacional de Computação Científica - LNCC
Participante Banca Examinadora: Eduardo Lúcio Mendes Garcia - Laboratório Nacional de Computação Científica - LNCC Nadia Nedjah - Universidade Estadual do Rio de Janeiro - UERJ Renato Portugal - Laboratório Nacional de Computação Científica - LNCC
Suplente Banca Examinadora: Guilherme Augusto de La Rocque Leal - IM-UFRJ - UFRJ Jauvane Cavalcante de Oliveira - Laboratório Nacional de Computação Científica - LNCC